Producătorul avansat de circuite integrate specifice aplicației (ASIC), GUC, a anunțat că soluția sa HBM3 IP, bazată pe tehnologia de proces de 5 nm a Taiwan Semiconductor Manufacturing Company (TSMC), a trecut de verificarea de 8,4 Gbps. Platforma încorporează un controler HBM3 cuprinzător și Physical Layer IP (PHY IP), precum și o memorie HBM3 a furnizorului care folosește tehnologia de ultimă oră CoWoS® a TSMC.
În prezent, furnizorii de memorie HBM au stabilit o foaie de parcurs ambițioasă, crescând rata de transfer și dimensiunea memoriei de la HBM3 la HBM3E/P și dublând și mai mult lățimea magistralei de semnal în HBM4. Cu toate acestea, parametrii fundamentali de sincronizare a DRAM rămân consecvenți, iar controlerul HBM devine din ce în ce mai complicat pentru a îmbunătăți eficiența magistralei.

Controlerul HBM3 de la GUC realizează o utilizare a magistralei de peste 90% în timpul accesului aleator, menținând în același timp o latență minimă. IP-ul HBM3 de la GUC, bazat pe tehnologia TSMC de 5 nm, a trecut de verificarea bandă-out. La începutul acestui an, au introdus HBM3 IP utilizând tehnologia TSMC 3nm. Acest IP acceptă CoWoS-S și CoWoS-R de la TSMC și poate atinge vitezele de memorie HBM3E/P de generație următoare (încă în planificare). Din 2020, controlerul HBM al GUC și PHY IP au fost implementate în ASIC-uri HPC produse de client.





